-
AI Kernel & Performance Intern领跑者计划2026年01月28日
The Opportunity
You will be the reason our chip is fast. You will write the hand-tuned kernels that power Large Language Models (LLMs) on our custom RISC-V hardware. You will work directly with hardware architects to exploit our proprietary Matrix (RVM) and Vector (RVV) extensions, squeezing every last FLOP out of the silicon.
Key Responsibilities
· Kernel Implementation: Write kernels for GEMM and common epilogues (bias/activation/quant); implement Softmax/RMSNorm; evolve toward attention kernels as the project matures.
· Micro-Optimization: Analyze assembly output. Did the compiler unroll the loop? Did we stall on a memory load? You fix it.
· Tiling & Layout: Calculate the optimal way to chop a large tensor into "tiles" that fit in our L1 cache/TCM.
· Benchmarking: Build the "speedometer" for the chip. Prove your kernel is faster than the baseline.
What We Will Teach You
· Our proprietary RVM (Matrix) and RVV (Vector) intrinsic APIs.
· How to use our cycle-accurate profilers and hardware counters.
· The specific memory hierarchy constraints of our AI SoC.
Must-Have Qualifications
· Strong C/C++ skills, specifically with a math/logic focus.
· Understanding of Computer Architecture basics: Registers, Cache Hierarchy (L1/L2), SIMD (Single Instruction Multiple Data).
· Comfortable reading/writing technical documentation (Instruction Set Architecture specs).
· Minimum 3 months, at least 4 days per week
Nice-to-Have
· Experience with CUDA, OpenMP, or AVX/Neon intrinsics.
· Coursework in Linear Algebra or Numerical Methods.
campus@espressif.com
-
数字 IC 设计实习生领跑者计划2026年01月28日岗位职责 1、参与公司高性能低功耗 SoC 的设计与开发,方向涵盖 SoC、通信、AI、CPU、IP 等核心模块; 2、根据产品需求,完成 RTL 设计与实现 3、协助进行仿真验证、FPGA 原型验证及功能调试,推动设计方案落地; 4、负责模块级时序约束、综合、STA 检查等工作,确保设计质量与性能; 5、撰写设计文档,与验证、软件、系统等团队紧密合作,持续优化设计与系统表现。 任职要求 1、硕士及以上学历,微电子、电子工程、通信、计算机或相关专业; 2、扎实的数字电路基础,熟练掌握 Verilog / SystemVerilog 设计与仿真; 3、对芯片架构与系统设计有浓厚兴趣,具备良好的逻辑思维与问题分析能力; 4、有强烈的求知欲与责任心,愿意在工程实践中不断探索、成长、突破。 5、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。 请注意: 1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿; 2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
数字 IC 验证实习生领跑者计划2026年01月28日岗位职责1、协助制定模块的验证方案,建立验证环境,完成模块级和芯片级验证;2、协助执行回归测试,提升验证的覆盖率;3、协助 FPGA 工程师和软件工程师完成 FPGA 原型测试;4、配合芯片设计工程师查找修复设计缺陷;5、确认芯片设计的完整性,指导设计部门实现可验证设计流程。任职要求1、硕士及以上学历,计算机/电子工程/通信工程等相关专业;2、熟悉数字芯片 SoC 和通信模块原理;3、熟悉 Verilog,熟悉 C/System Verilog 验证;4、掌握 Python/Ruby/Shell/Tcl 等脚本;5、熟悉 UVM 者优先,有 OOP 编程基础(如C++,Java 等)者优先;6、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
Software Intern (RISC-V Compiler Toolchain)领跑者计划2026年01月28日Espressif Systems is seeking a talented and motivated Software intern to join our team and work on RISC-V compiler and toolchain aspects. The successful candidate will be responsible for developing and optimizing compiler toolchains to support custom instructions required for AI (Artificial Intelligence) and NPU (Neural Processing Unit) accelerators, among other responsibilities.Responsibilities1. Develop and maintain compiler toolchains for the RISC-V architecture, focusing on supporting custom instructions required for AI and NPU accelerators.2. Run benchmarks to analyze CPU performance/code density and make compiler optimizations.3. Enhance GCC/LLVM compiler for RISC-V CPU ISA custom extensions to support DSP/Vector or other specialized accelerators.4. Work on the design and implementation of AI instruction extensions within the compiler toolchain.5. Collaborate with hardware engineers to define and implement custom instruction sets for AI applications.6. Collaborate with the AI software team to ensure seamless integration and compatibility of AI instruction extensions within the toolchain.7. Conduct FPGA tests for AI instructions to verify functionality and performance.8. Perform end-to-end performance testing and functional verification using the PIE custom toolchain.Qualifications1. Master's degree in Computer Science, Electrical Engineering, or related field.2. Solid understanding of compiler theory, computer architecture, and RISC-V instruction set architecture.3. Proficiency in programming languages such as C/C++/Assembly and experience with compiler development.4. Experience in FPGA testing, including test case development and execution.5. Familiarity with AI concepts and technologies, including neural networks and deep learning frameworks.6. Familiarity with SIMD/Vector/AI hardware accelerators.7. Experience with open-source toolchain GCC/LLVM contributions will be a plus.campus@espressif.com

-
嵌入式软件开发实习生(Wi-Fi 协议栈)领跑者计划2026年01月28日岗位职责1、参与 Wi-Fi 芯片软硬件框架和接口设计,并验证 IC 功能的可用性;2、负责 Wi-Fi 功能模块 API 和整体功能的设计和实现;并撰写相关功能介绍和 API 文档;3、负责诊断和解决 Wi-Fi 协议栈中的兼容性、稳定性等方面的问题;4、在性能、功耗、代码尺寸、内存消耗和运行速度等方面对 Wi-Fi 协议栈进行优化。任职要求1、本科及以上学历,计算机/电子工程/通信工程/自动化等相关专业;2、精通 C/C++ 语言开发,掌握一门脚本语言,Python 优先;3、理解计算机网络模型,了解 Wi-Fi 或 TCP/IP 协议者优先;4、熟悉嵌入式实时操作系统 (RTOS) 相关知识优先;5、对嵌入式系统、单片机与网络开发感兴趣,有物联网芯片应用开发,ESP8266/ESP32 开发经验者优先;6、具备优秀的沟通表达能力、学习能力、问题分析能力、技术文档写作能力;7、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
射频 IC 设计工程师2026 届校园招聘2026年01月21日岗位职责1、负责射频电路的设计、仿真和验证;
2、指导版图工程师设计;
3、配合应用和产品工程师、测试工程师使产品成功进入量产;
4、撰写设计文档。任职要求1、硕士及以上学历,微电子/电子信息/通信工程等相关专业;2、微波通信技术与射频电路理论知识扎实,具备较强分析能力;
3、有以下一种或多种电路设计经验:VCO/LNA/PA/Mixer 等;
4、熟悉 IC 设计流程和后端 Layout 设计流程;
5、具备独立解决问题能力,良好的沟通学习能力。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
嵌入式软件开发实习生(Bluetooth LE 协议栈)领跑者计划2026年01月28日岗位职责1、研究和学习物联网领域通用的低功耗蓝牙 (BLE) 协议,学习从设计者的角度去理解协议;2、参与 BLE 的协议栈开发,包括 Controller、Host、BLE Mesh、Profile、etc;3、参与 BLE 最新前沿技术的研究,包括 BLE 5.x、BLE 6.0、BLE Mesh、AoA/AoD、BLE Audio 等;4、参与 BLE Profiles 和 BLE Features 的开发,调试 QA 以及客户发现的问题。任职要求1、本科及以上学历,计算机/电子工程/通信工程/自动化等相关专业;2、精通 C/C++ 语言, 具有扎实的嵌入式软件开发技术基础;3、有较高的科技英文阅读能力,能够学习和理解一些英文文献和 spec;4、对单片机与协议栈开发感兴趣,有完整的嵌入式相关项目经历,有嵌入式相关竞赛经历者优先;5、有深入研究过一些嵌入式相关技术者优先(操作系统、网络协议、自动化工具等);6、对技术充满热爱,不断追求和学习新知识,有深入专研和追求极致的研发精神;7、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
通信算法工程师2026 届校园招聘2026年01月21日岗位职责1、负责通信系统的设计指标制定,仿真环境搭建及系统性能验证;2、协助 IC 设计工程师完成特定算法的实现;3、分析并协助解决性能测试中的技术问题;4、算法的持续优化。任职要求1、硕士及以上学历,数字信号处理/通信工程等相关专业;2、精通无线通讯理论与算法,具备无线通信物理层相关经验优先;3、精通 Matlab/C。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
嵌入式软件开发实习生 (Matter/Zigbee/Thread)领跑者计划2026年01月28日岗位职责1、参与开发基于 IEEE 802.15.4 标准的软件协议栈,包括:新兴的 Thread 网络层和 Matter 应用层协议、已广泛应用于智能家居行业的 Zigbee 协议栈;2、参与 IoT 终端产品技术方案设计,提供简单易用的 SDK;3、撰写技术文档,用户手册等。任职要求1、本科及以上学历,通信工程/电子工程/计算机/自动化等相关专业;2、精通 C/C++ 语言,熟悉一些常用的脚本语言,如 Python;3、熟悉嵌入式系统相关知识,有 ESP-IDF/FreeRTOS 等平台经验者优先;4、对新技术有追求,对 IoT 行业有激情,具有自我驱动力;5、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
数字 IC 设计工程师2026 届校园招聘2026年01月21日岗位职责1、参与公司高性能低功耗 SoC 的设计与开发,方向涵盖 SoC、通信、AI、CPU、IP 等核心模块;2、根据产品需求,完成 架构方案制定、RTL 设计与实现;3、协助进行仿真验证、FPGA 原型验证及功能调试,推动设计方案落地;4、负责模块级时序约束、综合、STA 检查等工作,确保设计质量与性能;5、撰写设计文档,与验证、软件、系统等团队紧密合作,持续优化设计与系统表现。任职要求1、硕士及以上学历,微电子、电子工程、通信、计算机或相关专业;2、扎实的数字电路基础,熟练掌握 Verilog / SystemVerilog 设计与仿真;3、对芯片架构与系统设计有浓厚兴趣,具备良好的逻辑思维与问题分析能力;4、有强烈的求知欲与责任心,愿意在工程实践中不断探索、成长、突破。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
嵌入式软件开发实习生(驱动/芯片支持)领跑者计划2026年01月28日岗位职责1、负责已有 SOC 外设驱动功能的维护和优化;2、参与新的 SOC 外设驱动的设计与开发;3、参与芯片验证工作,编写测试用例,完成测试报告;4、开发维护 BSP 设备驱动库。任职要求1、本科及以上学历,通信工程/电子工程/计算机/自动化等相关专业;2、熟悉并理解常用通信外设的硬件协议,如 SPI/UART/I2C 等;3、熟悉至少一种通信外设在某款 MCU(不限)上的驱动实现与使用;4、熟练掌握 C 语言基本语法,拥有良好的编程习惯,掌握面向对象编程的方法和设计模式;5、熟悉操作系统环境下的多线程编程;6、具有 Git 使用经验,具有 Python 开发经验,了解 Linux 驱动框架者优先;7、良好的英语能力(沟通、阅读、写作)及跨团队沟通能力;8、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
数字 IC 验证工程师2026 届校园招聘2026年01月21日岗位职责1、基于芯片设计规格,负责定义验证计划和 Case,建立验证环境;
2、协助芯片设计工程师查找修复设计缺陷;
3、持续提升验证覆盖率;
4、参与门级仿真、形式验证等;
5、优化工具与验证环境,提升验证效率。任职要求1、硕士及以上学历,电子工程/通信/计算机等相关专业;2、熟悉 Verilog/System-Verilog/UVM 等;
3、熟悉 Perl/Shell/Tcl 等脚本语言。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
嵌入式软件开发实习生(蓝牙音频)领跑者计划2026年01月28日工作职责1、学习经典蓝牙和低功耗蓝牙的协议栈架构,研究蓝牙音频相关的协议;2、传统蓝牙音频 SDK 和方案的维护和性能优化;3、参与 Bluetooth LE、Audio Profile 和 SDK 的需求定义、软件设计、开发和测试,并撰写相关文档;4、蓝牙音频方案的开发、集成,排查解决功能和性能问题,对内存占用、代码执行效率等方面进行分析和优化。任职要求1、本科及以上学历,计算机/电子工程/通信工程/自动化等相关专业;2、熟悉数据结构与算法、计算机网络、操作系统原理等知识;3、能够熟练使用 C/C++ 语言进行开发,能够熟练使用脚本语言;4、能独立思考,有主动性和行动力,对技术有热情,有钻研精神;5、熟悉嵌入式实时操作系统 (RTOS)、嵌入式 Linux 的相关知识或具备开发经验者优先;6、对嵌入式系统、单片机与网络开发感兴趣,有物联网芯片应用开发、ESP8266/ESP32 开发经验者优先;7、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
数字 IC 中端工程师2026 届校园招聘2026年01月21日岗位职责1、负责芯片前端实现,包括 DC/DFT/PT/Formality/Low-power 等;2、负责 Timing sign-off;3、负责 Low power flow。任职要求1、硕士及以上学历,电子工程/通信/计算机等相关专业;2、熟悉 Verilog;3、熟悉 Perl/Shell/Tcl 等脚本语言。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
芯片系统测试工程师2026 届校园招聘2026年01月21日岗位职责1、芯片回片 Bringup;
2、芯片功能 API 接口编写和交付;
3、芯片测试计划和测试用例的编写,完成测试以及报告输出;
4、芯片相关功能的 ATE 测试计划和测试代码的编写,配合 ATE team 进行调试和数据分析;
5、解决相关功能的客户问题。任职要求1、本科及以上学历,微电子/计算机/自动化等相关专业;2、熟悉 Linux,熟练使用 C 以及 Python,理解电路基础知识;
3、熟悉示波器/万用表/信号发生器等常用测试仪器;
4、良好的沟通能力。加分项
1、有数模混合电路,低功耗等板级电路设计和芯片测试经验;
2、有芯片自动化测试平台搭建经验。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

