-
射频 IC 设计工程师2026 届校园招聘2026年01月21日岗位职责1、负责射频电路的设计、仿真和验证;
2、指导版图工程师设计;
3、配合应用和产品工程师、测试工程师使产品成功进入量产;
4、撰写设计文档。任职要求1、硕士及以上学历,微电子/电子信息/通信工程等相关专业;2、微波通信技术与射频电路理论知识扎实,具备较强分析能力;
3、有以下一种或多种电路设计经验:VCO/LNA/PA/Mixer 等;
4、熟悉 IC 设计流程和后端 Layout 设计流程;
5、具备独立解决问题能力,良好的沟通学习能力。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
通信算法工程师2026 届校园招聘2026年01月21日岗位职责1、负责通信系统的设计指标制定,仿真环境搭建及系统性能验证;2、协助 IC 设计工程师完成特定算法的实现;3、分析并协助解决性能测试中的技术问题;4、算法的持续优化。任职要求1、硕士及以上学历,数字信号处理/通信工程等相关专业;2、精通无线通讯理论与算法,具备无线通信物理层相关经验优先;3、精通 Matlab/C。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
数字 IC 设计工程师2026 届校园招聘2026年01月21日岗位职责1、参与公司高性能低功耗 SoC 的设计与开发,方向涵盖 SoC、通信、AI、CPU、IP 等核心模块;2、根据产品需求,完成 架构方案制定、RTL 设计与实现;3、协助进行仿真验证、FPGA 原型验证及功能调试,推动设计方案落地;4、负责模块级时序约束、综合、STA 检查等工作,确保设计质量与性能;5、撰写设计文档,与验证、软件、系统等团队紧密合作,持续优化设计与系统表现。任职要求1、硕士及以上学历,微电子、电子工程、通信、计算机或相关专业;2、扎实的数字电路基础,熟练掌握 Verilog / SystemVerilog 设计与仿真;3、对芯片架构与系统设计有浓厚兴趣,具备良好的逻辑思维与问题分析能力;4、有强烈的求知欲与责任心,愿意在工程实践中不断探索、成长、突破。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
嵌入式软件开发实习生(应用方案方向)日常实习2026年01月20日岗位职责1、负责设计和实现面向 AI 大模型、智能家居、音视频、HMI 等场景的 AIoT 创新方案,涵盖结构设计、原理图与 PCB 设计、嵌入式软件开发等环节,推动产品从概念验证到批量生产的全流程落地;2、协助开源生态建设,于 GitHub、B 站、YouTube、嘉立创等国内外开源平台,发布高质量开源项目、教学内容和参考设计,运营开发者社区,激发全球开发者活力,打造乐鑫技术影响力;3、协同客户完成新一代 SoC 与软件平台的技术导入,涵盖硬件适配、驱动调试、系统调优等环节,提供专业技术支持,助力客户高效打造高性能终端产品。任职要求1、本科及以上学历,计算机/电子信息/通信工程/自动化/物联网工程等相关专业;2、精通 C/C++ 语言,熟悉 MCU/SoC 系统架构和 RTOS/Linux 等多线程编程,了解常见外设和通信协议(Wi-Fi、BLE、USB、I2C、SPI 等);3、对 AIoT 应用有浓厚兴趣,了解图形界面 (GUI)、语音/视觉算法、边缘计算、LLM Agent 等相关技术和底层实现者优先;4、熟悉 GitHub、嘉立创等国内外开源社区,有 ESP-IDF 开源项目经历优先;5、具备优秀的技术表达与沟通协作能力、良好的英语书面与口语沟通能力;6、具备较强的自驱力与问题解决能力,敢于挑战,能够快速掌握新工具新技术;7、每周实习 4 天及以上,实习时间 3 个月及以上,长期全勤实习者优先。campus@espressif.com

-
数字 IC 验证工程师2026 届校园招聘2026年01月21日岗位职责1、基于芯片设计规格,负责定义验证计划和 Case,建立验证环境;
2、协助芯片设计工程师查找修复设计缺陷;
3、持续提升验证覆盖率;
4、参与门级仿真、形式验证等;
5、优化工具与验证环境,提升验证效率。任职要求1、硕士及以上学历,电子工程/通信/计算机等相关专业;2、熟悉 Verilog/System-Verilog/UVM 等;
3、熟悉 Perl/Shell/Tcl 等脚本语言。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
嵌入式软件开发实习生(Bluetooth LE 协议栈方向)日常实习2026年01月20日岗位职责1、研究与学习物联网领域通用的低功耗蓝牙 (BLE) 协议,使用 BLE 技术实现应用开发;2、协助或独立负责 BLE 相关模块或实战项目的设计与实现;3、开发与优化开发工具、测试工具脚本;4、协助解决乐鑫产品开发者反馈的蓝牙相关问题。任职要求1、本科及以上学历,计算机/电子信息/通信工程/自动化等相关专业;2、精通 Python 语言, 具备使用 Python 实现相关项目的经验;2、精通 C/C++ 语言, 有较好的嵌入式软件开发技术基础;3、有较高的科技英文阅读能力,能够学习和理解英文文献和 Spec;4、对技术充满热爱,不断追求和学习新知识,有较强的自学能力;5、每周实习 3 天及以上,实习时间 3 个月及以上。campus@espressif.com

-
数字 IC 中端工程师2026 届校园招聘2026年01月21日岗位职责1、负责芯片前端实现,包括 DC/DFT/PT/Formality/Low-power 等;2、负责 Timing sign-off;3、负责 Low power flow。任职要求1、硕士及以上学历,电子工程/通信/计算机等相关专业;2、熟悉 Verilog;3、熟悉 Perl/Shell/Tcl 等脚本语言。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
芯片系统测试工程师2026 届校园招聘2026年01月21日岗位职责1、芯片回片 Bringup;
2、芯片功能 API 接口编写和交付;
3、芯片测试计划和测试用例的编写,完成测试以及报告输出;
4、芯片相关功能的 ATE 测试计划和测试代码的编写,配合 ATE team 进行调试和数据分析;
5、解决相关功能的客户问题。任职要求1、本科及以上学历,微电子/计算机/自动化等相关专业;2、熟悉 Linux,熟练使用 C 以及 Python,理解电路基础知识;
3、熟悉示波器/万用表/信号发生器等常用测试仪器;
4、良好的沟通能力。加分项
1、有数模混合电路,低功耗等板级电路设计和芯片测试经验;
2、有芯片自动化测试平台搭建经验。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
射频系统验证工程师2026 届校园招聘2026年01月21日岗位职责1、射频模块参数验证;2、WIFI/BLE 的射频性能测试和优化;3、Python 测试脚本的编写与维护;4、PHY 驱动代码和功能 API 接口的发布与支持;5、ATE 量产测试项目的驱动维护,协助解决量产问题和数据分析;6、协助研发定位和解决验证问题;7、协助解决软件测试和客户应用问题。任职要求1、本科及以上学历,微电子/通信/计算机/自动化相关专业;2、具有良好的沟通和团队合作能力;3、熟悉 C 语言和 Python 编程,有芯片自动化测试平台搭建经验为佳;4、具有以下经验者优先录用:(1)了解 WIFI/蓝牙/Zigbee 等无线通信协议;(2)有数/模电路设计和芯片系统测试经验。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
嵌入式软件开发工程师2026 届校园招聘2026年01月21日岗位职责嵌入式软件工程师将参与到 Wi-Fi/蓝牙/音频等项目中,设计开发乐鑫 AIoT 基础平台框架、以及各类消费类电子设备的软件框架。你将负责:1、设计、开发、调试基础平台框架,如 Wi-Fi/蓝牙/音频等;2、设计并实现基于 Wi-Fi/蓝牙 SoC 的嵌入式开发与应用方案,包括物联网应用方案开发、物联网平台接入、其他应用协议移植等;3、协助客户完成产品与项目开发,分析、定位并解决客户问题。任职要求1、本科及以上学历,计算机/电子工程/通信工程/自动化等相关专业;2、理解计算机网络层次,熟悉 TCP 与 UDP 的特点与使用,了解 Wi-Fi/蓝牙协议优先;3、熟悉操作系统原理,深入理解 FreeRTOS/uCOS 等嵌入式系统优先;4、精通 C 语言开发,熟悉脚本语言,掌握 Python 优先;5、熟悉常用外设通信接口,如 SPI/I2S/I2C/UART 等;6、对单片机与网络开发感兴趣,具备物联网芯片开发、ESP8266/ESP32 开发经验者优先。「乐鑫 2025 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
自动化测试开发工程师2026 届校园招聘2026年01月21日岗位职责1、设计和开发 ESP-IDF 及 IoT 应用的测试计划和方案;2、基于内部自动化测试框架,开发测试用例和测试工具;3、开发和优化测试框架;4、参与需求和设计阶段的审查,提供改善建议;5、和软件部门紧密协作,持续优化开发和测试流程,以及相关系统和自动化工具;6、开发维护自动化工具进行测试设备运维(CI, web app 及其他运维工具)。任职要求1、本科及以上学历,计算机/电子信息/通信工程/自动化/物联网工程等相关专业;2、熟练掌握 C 语言与一门脚本语言,Python 优先;
3、熟悉 Linux 系统;
4、具备良好的嵌入式实时操作系统 (RTOS) 相关知识;
5、理解计算机网络模型,了解 Wi-Fi/蓝牙/TCPIP 协议者优先;
6、对单片机与网络开发感兴趣,有物联网芯片应用开发经验者优先;
7、了解 Web Server 前端或后端设计者优先。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
AI 工程师(语音方向)2026 届校园招聘2026年01月21日岗位职责1、负责语音识别、语音合成等模型的开发、调优与落地部署,提升模型性能和用户体验;2、研究并实现前沿技术(如端到端模型、自监督学习、多模态融合等),解决噪声环境、低资源场景下的语音处理难题;3、针对大语言模型 (LLM) 或语音大模型,优化推理效率,探索模型量化、剪枝、蒸馏等轻量化技术;4、参与嵌入式平台的语音算法移植与优化,确保低功耗、高实时性的运行效果;5、跟踪学术界与工业界最新进展,结合业务需求进行技术选型与创新。任职要求1、硕士及以上学历,计算机/电子信息/应用数学等相关专业,优异本科生亦可考虑;2、熟悉主流语音技术框架(如 Kaldi、Espnet、WeNet)及经典模型(如 Transformer、Tacotron、WaveNet);3、熟练掌握 Python/C++,熟悉 PyTorch/TensorFlow 等深度学习框架,具备扎实的算法实现与调优能力;4、熟悉语音信号处理技术(如声学特征提取、语音增强、说话人识别);5、具备较强的工程能力,能独立完成模型训练、推理加速及性能分析;6、热爱技术,对创新充满热情,具备优秀的逻辑思维与问题解决能力。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com

-
AI 推理工程师2026 届校园招聘2026年01月21日岗位职责1、开发和优化 ESP 系列芯片的 AI 推理框架;2、支持 AI 算法工程师加速模型;3、开发高性能算子;4、探索和实现大模型相关的加速技术。任职要求1、硕士及以上学历,计算机科学/软件工程/应用数学/人工智能等相关专业;
2、理解系统架构,熟悉 C/C++/Python 编程,具备丰富的软件系统架构和特性的开发经验;3、具备 AI 推理框架开发或使用经验,包括但不限于 ONNX、TVM、NCNN、TensorRT、Triton 等;4、具有汇编指令开发经验者优先;5、优先考虑:GPU 加速经验(如 CUDA、OpenCL、ROCm 等);大模型推理优化经验(如 LLM 加速、KV Cache 优化、Attention 优化等);熟悉深度学习模型压缩技术(量化、剪枝、蒸馏等)。「乐鑫 2026 届校园招聘」面向海内外应届毕业生,请选择自己最心仪的 1 个职位进行投递。请注意:官网后台升级中,暂无法查看投递进度,通过简历筛选的同学将收到电话或邮件联络。campus@espressif.com
-
AI SDK & Framework Engineer2026 届校园招聘2026年01月21日
The Opportunity
You will make our high-performance AI silicon accessible to the world. While the Runtime team builds the engine, you build the steering wheel. You will develop the Python SDK, integrating our C++ runtime into ecosystems like PyTorch, ONNX, or IREE. You define how data scientists interact with our chip—from "import aisoc" to running real-world LLMs and vision models end-to-end on our device.
Key Responsibilities
· Python/C++ Bridging: Build efficient bindings (using
pybind11) that allow Python users to drive our low-level C++ Runtime and memory allocator with minimal overhead and zero-copy where possible.· Model Ingestion: Build practical model import tools: weight packing/layout transforms, graph partitioning to supported ops, and integration with existing quantization/calibration workflows.
· Developer Experience (DX): Ensure that when a user makes a mistake, they get a helpful Python exception, not a silent segmentation fault.
· Golden Reference Examples: Build and maintain the "Hello World" and "Chatbot" demos that verify the entire hardware/software stack is functioning correctly.
What We Will Teach You
· The internals of modern ML frameworks (how PyTorch dispatch works, how ONNX graphs are structured).
· How to build and ship Python wheels and native extensions for our target runtime environment (Embedded Linux).
· Techniques for zero-copy memory sharing between Python (numpy) and hardware accelerators.
Must-Have Qualifications
· Strong proficiency in Python (you understand decorators, context managers, and the Global Interpreter Lock).
· Working knowledge of C++ (you can read a header file and understand what needs to be exposed to Python).
· Familiarity with ML Data Structures: You know that a "Tensor" is just a pointer to memory with shape and stride metadata.
Nice-to-Have (We Value Projects!)
· Experience with ONNX Runtime, TVM, or MLIR.
· Experience building Python wheels or C-extensions (
pybind11,Cython).campus@espressif.com
-
AI Kernel & Performance Engineer2026 届校园招聘2026年01月21日
The Opportunity
You will be the reason our chip is fast. You will write the hand-tuned kernels that power Large Language Models (LLMs) on our custom RISC-V hardware. You will work directly with hardware architects to exploit our proprietary Matrix (RVM) and Vector (RVV) extensions, squeezing every last FLOP out of the silicon.
Key Responsibilities
· Kernel Implementation: Write kernels for GEMM and common epilogues (bias/activation/quant); implement Softmax/RMSNorm; evolve toward attention kernels as the project matures.
· Micro-Optimization: Analyze assembly output. Did the compiler unroll the loop? Did we stall on a memory load? You fix it.
· Tiling & Layout: Calculate the optimal way to chop a large tensor into "tiles" that fit in our L1 cache/TCM.
· Benchmarking: Build the "speedometer" for the chip. Prove your kernel is faster than the baseline.
What We Will Teach You
· Our proprietary RVM (Matrix) and RVV (Vector) intrinsic APIs.
· How to use our cycle-accurate profilers and hardware counters.
· The specific memory hierarchy constraints of our AI SoC.
Must-Have Qualifications
· Strong C/C++ skills, specifically with a math/logic focus.
· Understanding of Computer Architecture basics: Registers, Cache Hierarchy (L1/L2), SIMD (Single Instruction Multiple Data).
· Comfortable reading/writing technical documentation (Instruction Set Architecture specs).
Nice-to-Have
· Experience with CUDA, OpenMP, or AVX/Neon intrinsics.
· Coursework in Linear Algebra or Numerical Methods.
campus@espressif.com

