-
AI Kernel & Performance Intern领跑者计划2026年01月28日
The Opportunity
You will be the reason our chip is fast. You will write the hand-tuned kernels that power Large Language Models (LLMs) on our custom RISC-V hardware. You will work directly with hardware architects to exploit our proprietary Matrix (RVM) and Vector (RVV) extensions, squeezing every last FLOP out of the silicon.
Key Responsibilities
· Kernel Implementation: Write kernels for GEMM and common epilogues (bias/activation/quant); implement Softmax/RMSNorm; evolve toward attention kernels as the project matures.
· Micro-Optimization: Analyze assembly output. Did the compiler unroll the loop? Did we stall on a memory load? You fix it.
· Tiling & Layout: Calculate the optimal way to chop a large tensor into "tiles" that fit in our L1 cache/TCM.
· Benchmarking: Build the "speedometer" for the chip. Prove your kernel is faster than the baseline.
What We Will Teach You
· Our proprietary RVM (Matrix) and RVV (Vector) intrinsic APIs.
· How to use our cycle-accurate profilers and hardware counters.
· The specific memory hierarchy constraints of our AI SoC.
Must-Have Qualifications
· Strong C/C++ skills, specifically with a math/logic focus.
· Understanding of Computer Architecture basics: Registers, Cache Hierarchy (L1/L2), SIMD (Single Instruction Multiple Data).
· Comfortable reading/writing technical documentation (Instruction Set Architecture specs).
· Minimum 3 months, at least 4 days per week
Nice-to-Have
· Experience with CUDA, OpenMP, or AVX/Neon intrinsics.
· Coursework in Linear Algebra or Numerical Methods.
campus@espressif.com
-
数字 IC 设计实习生领跑者计划2026年01月28日岗位职责 1、参与公司高性能低功耗 SoC 的设计与开发,方向涵盖 SoC、通信、AI、CPU、IP 等核心模块; 2、根据产品需求,完成 RTL 设计与实现 3、协助进行仿真验证、FPGA 原型验证及功能调试,推动设计方案落地; 4、负责模块级时序约束、综合、STA 检查等工作,确保设计质量与性能; 5、撰写设计文档,与验证、软件、系统等团队紧密合作,持续优化设计与系统表现。 任职要求 1、硕士及以上学历,微电子、电子工程、通信、计算机或相关专业; 2、扎实的数字电路基础,熟练掌握 Verilog / SystemVerilog 设计与仿真; 3、对芯片架构与系统设计有浓厚兴趣,具备良好的逻辑思维与问题分析能力; 4、有强烈的求知欲与责任心,愿意在工程实践中不断探索、成长、突破。 5、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。 请注意: 1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿; 2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
数字 IC 验证实习生领跑者计划2026年01月28日岗位职责1、协助制定模块的验证方案,建立验证环境,完成模块级和芯片级验证;2、协助执行回归测试,提升验证的覆盖率;3、协助 FPGA 工程师和软件工程师完成 FPGA 原型测试;4、配合芯片设计工程师查找修复设计缺陷;5、确认芯片设计的完整性,指导设计部门实现可验证设计流程。任职要求1、硕士及以上学历,计算机/电子工程/通信工程等相关专业;2、熟悉数字芯片 SoC 和通信模块原理;3、熟悉 Verilog,熟悉 C/System Verilog 验证;4、掌握 Python/Ruby/Shell/Tcl 等脚本;5、熟悉 UVM 者优先,有 OOP 编程基础(如C++,Java 等)者优先;6、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
嵌入式软件开发实习生(Wi-Fi 协议栈)领跑者计划2026年01月28日岗位职责1、参与 Wi-Fi 芯片软硬件框架和接口设计,并验证 IC 功能的可用性;2、负责 Wi-Fi 功能模块 API 和整体功能的设计和实现;并撰写相关功能介绍和 API 文档;3、负责诊断和解决 Wi-Fi 协议栈中的兼容性、稳定性等方面的问题;4、在性能、功耗、代码尺寸、内存消耗和运行速度等方面对 Wi-Fi 协议栈进行优化。任职要求1、本科及以上学历,计算机/电子工程/通信工程/自动化等相关专业;2、精通 C/C++ 语言开发,掌握一门脚本语言,Python 优先;3、理解计算机网络模型,了解 Wi-Fi 或 TCP/IP 协议者优先;4、熟悉嵌入式实时操作系统 (RTOS) 相关知识优先;5、对嵌入式系统、单片机与网络开发感兴趣,有物联网芯片应用开发,ESP8266/ESP32 开发经验者优先;6、具备优秀的沟通表达能力、学习能力、问题分析能力、技术文档写作能力;7、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
嵌入式软件开发实习生(Bluetooth LE 协议栈)领跑者计划2026年01月28日岗位职责1、研究和学习物联网领域通用的低功耗蓝牙 (BLE) 协议,学习从设计者的角度去理解协议;2、参与 BLE 的协议栈开发,包括 Controller、Host、BLE Mesh、Profile、etc;3、参与 BLE 最新前沿技术的研究,包括 BLE 5.x、BLE 6.0、BLE Mesh、AoA/AoD、BLE Audio 等;4、参与 BLE Profiles 和 BLE Features 的开发,调试 QA 以及客户发现的问题。任职要求1、本科及以上学历,计算机/电子工程/通信工程/自动化等相关专业;2、精通 C/C++ 语言, 具有扎实的嵌入式软件开发技术基础;3、有较高的科技英文阅读能力,能够学习和理解一些英文文献和 spec;4、对单片机与协议栈开发感兴趣,有完整的嵌入式相关项目经历,有嵌入式相关竞赛经历者优先;5、有深入研究过一些嵌入式相关技术者优先(操作系统、网络协议、自动化工具等);6、对技术充满热爱,不断追求和学习新知识,有深入专研和追求极致的研发精神;7、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
嵌入式软件开发实习生 (Matter/Zigbee/Thread)领跑者计划2026年01月28日岗位职责1、参与开发基于 IEEE 802.15.4 标准的软件协议栈,包括:新兴的 Thread 网络层和 Matter 应用层协议、已广泛应用于智能家居行业的 Zigbee 协议栈;2、参与 IoT 终端产品技术方案设计,提供简单易用的 SDK;3、撰写技术文档,用户手册等。任职要求1、本科及以上学历,通信工程/电子工程/计算机/自动化等相关专业;2、精通 C/C++ 语言,熟悉一些常用的脚本语言,如 Python;3、熟悉嵌入式系统相关知识,有 ESP-IDF/FreeRTOS 等平台经验者优先;4、对新技术有追求,对 IoT 行业有激情,具有自我驱动力;5、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
嵌入式软件开发实习生(驱动/芯片支持)领跑者计划2026年01月28日岗位职责1、负责已有 SOC 外设驱动功能的维护和优化;2、参与新的 SOC 外设驱动的设计与开发;3、参与芯片验证工作,编写测试用例,完成测试报告;4、开发维护 BSP 设备驱动库。任职要求1、本科及以上学历,通信工程/电子工程/计算机/自动化等相关专业;2、熟悉并理解常用通信外设的硬件协议,如 SPI/UART/I2C 等;3、熟悉至少一种通信外设在某款 MCU(不限)上的驱动实现与使用;4、熟练掌握 C 语言基本语法,拥有良好的编程习惯,掌握面向对象编程的方法和设计模式;5、熟悉操作系统环境下的多线程编程;6、具有 Git 使用经验,具有 Python 开发经验,了解 Linux 驱动框架者优先;7、良好的英语能力(沟通、阅读、写作)及跨团队沟通能力;8、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
嵌入式软件开发实习生(应用方案方向)日常实习2026年01月20日岗位职责1、负责设计和实现面向 AI 大模型、智能家居、音视频、HMI 等场景的 AIoT 创新方案,涵盖结构设计、原理图与 PCB 设计、嵌入式软件开发等环节,推动产品从概念验证到批量生产的全流程落地;2、协助开源生态建设,于 GitHub、B 站、YouTube、嘉立创等国内外开源平台,发布高质量开源项目、教学内容和参考设计,运营开发者社区,激发全球开发者活力,打造乐鑫技术影响力;3、协同客户完成新一代 SoC 与软件平台的技术导入,涵盖硬件适配、驱动调试、系统调优等环节,提供专业技术支持,助力客户高效打造高性能终端产品。任职要求1、本科及以上学历,计算机/电子信息/通信工程/自动化/物联网工程等相关专业;2、精通 C/C++ 语言,熟悉 MCU/SoC 系统架构和 RTOS/Linux 等多线程编程,了解常见外设和通信协议(Wi-Fi、BLE、USB、I2C、SPI 等);3、对 AIoT 应用有浓厚兴趣,了解图形界面 (GUI)、语音/视觉算法、边缘计算、LLM Agent 等相关技术和底层实现者优先;4、熟悉 GitHub、嘉立创等国内外开源社区,有 ESP-IDF 开源项目经历优先;5、具备优秀的技术表达与沟通协作能力、良好的英语书面与口语沟通能力;6、具备较强的自驱力与问题解决能力,敢于挑战,能够快速掌握新工具新技术;7、每周实习 4 天及以上,实习时间 3 个月及以上,长期全勤实习者优先。campus@espressif.com

-
Embedded Software Intern (ESP-IDF SDK)领跑者计划2026年01月28日Job ResponsibilitiesDevelopment and maintenance of ESP-IDF (primary SDK for ESP32 series SoCs). As part of the ESP-IDF Core Team, you will work on core features such as:1. Multicore FreeRTOS kernel2. Memory and interrupt allocators3. System services such as system timers and inter core communication4. Collaborate with open source contributors and community in development and maintenance of ESP-IDF5. Work closely with other teams to bring up and support new ESP32 SoCsRequired Skills1. Bachelor's degree or above in Computer Science, Information Technology or related area;2. Strong C/C++ skills;3. Experience with embedded systems;4. Experience working with RTOS;5. Able to communicate efficiently in English in an international team, with colleagues from all over the world.Desired Skills1. Experience with any ISA and programming in assembly language (e.g., ARM, RISC-V, x86);2. Unit testing and test automation;3. Version control, Git/SVN;4. Python, Rust and other languages;5. Experience with CMake or other build systems.campus@espressif.com

-
嵌入式软件开发实习生(Bluetooth LE 协议栈方向)日常实习2026年01月20日岗位职责1、研究与学习物联网领域通用的低功耗蓝牙 (BLE) 协议,使用 BLE 技术实现应用开发;2、协助或独立负责 BLE 相关模块或实战项目的设计与实现;3、开发与优化开发工具、测试工具脚本;4、协助解决乐鑫产品开发者反馈的蓝牙相关问题。任职要求1、本科及以上学历,计算机/电子信息/通信工程/自动化等相关专业;2、精通 Python 语言, 具备使用 Python 实现相关项目的经验;2、精通 C/C++ 语言, 有较好的嵌入式软件开发技术基础;3、有较高的科技英文阅读能力,能够学习和理解英文文献和 Spec;4、对技术充满热爱,不断追求和学习新知识,有较强的自学能力;5、每周实习 3 天及以上,实习时间 3 个月及以上。campus@espressif.com

-
嵌入式软件开发实习生(应用方案)领跑者计划2026年01月28日岗位职责1、负责设计和实现面向 AI 大模型、智能家居、音视频、HMI 等场景的 AIoT 创新方案,涵盖结构设计、原理图与 PCB 设计、嵌入式软件开发等环节,推动产品从概念验证到批量生产的全流程落地;2、协助开源生态建设,于 GitHub、B 站、YouTube、嘉立创等国内外开源平台,发布高质量开源项目、教学内容和参考设计,运营开发者社区,激发全球开发者活力,打造乐鑫技术影响力;3、协同客户完成新一代 SoC 与软件平台的技术导入,涵盖硬件适配、驱动调试、系统调优等环节,提供专业技术支持,助力客户高效打造高性能终端产品。任职要求1、本科及以上学历,计算机/电子信息/通信工程/自动化/物联网工程等相关专业;2、精通 C/C++ 语言,熟悉 MCU/SoC 系统架构和 RTOS/Linux 等多线程编程,了解常见外设和通信协议(Wi-Fi、BLE、USB、I2C、SPI 等);3、对 AIoT 应用有浓厚兴趣,了解图形界面 (GUI)、语音/视觉算法、边缘计算、LLM Agent 等相关技术和底层实现者优先;4、熟悉 GitHub、嘉立创等国内外开源社区,有 ESP-IDF 开源项目经历优先;5、具备优秀的技术表达与沟通协作能力、良好的英语书面与口语沟通能力;6、具备较强的自驱力与问题解决能力,敢于挑战,能够快速掌握新工具新技术;7、每周实习 4 天及以上,实习时间 3 个月及以上,长期全勤实习者优先。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
自动化测试开发实习生领跑者计划2026年01月28日岗位职责1、设计和开发 ESP-IDF 及 IoT 应用的测试计划和方案;2、基于内部自动化测试框架,开发测试用例和测试工具;3、开发和优化测试框架;4、参与需求和设计阶段的审查,提供改善建议;5、和软件部门紧密协作,持续优化开发和测试流程,以及相关系统和自动化工具;6、开发维护自动化工具进行测试设备运维(CI, Web App 及其他运维工具)。任职要求1、本科及以上学历,通信工程/电子工程/计算机/自动化等相关专业;2、精通 C 语言开发,掌握一门脚本语言,熟悉 Python 者优先;3、熟悉 Linux 系统;4、具备良好的嵌入式实时操作系统 (RTOS) 相关知识;5、清楚理解计算机网络模型,了解 Wi-Fi/蓝牙/TCPIP 协议者优先;6、对单片机与网络开发感兴趣,有物联网芯片应用开发经验者优先;7、了解 Web Server 前端或后端设计者优先;8、每周实习 3 天及以上,实习时间 3 个月及以上,优秀者可转正。请注意:1、请选择最心仪的 1 个岗位进行投递,若有更匹配的岗位,我们将单独与同学确认意愿;2、官网升级中,暂无法自行查看进度;通过简历初筛的同学将收到邮件或电话联络。campus@espressif.com

-
模拟 IC 设计工程师(星光计划)星光计划2026年01月21日「星光计划」是乐鑫科技专为全球顶尖本硕博毕业生打造的招聘项目,长期开放且独立于乐鑫校园招聘,是一条通向技术前沿、快速成长的高速通道。岗位职责1、前沿设计:负责创新模拟电路的设计、仿真和验证,涵盖 LDO、Oscillator、IO、ESD、ADC、DAC、PLL、Filter 等高难度电路模块,从概念到实现,推动技术边界;2、高效 Floorplan:主导模拟 Layout 的 Floorplan设计,优化电路布局,提升性能和稳定性,解决复杂的版图挑战;3、技术指导:指导版图工程师进行设计,确保版图与电路设计的一致性和高质量实现;4、跨团队协作:与应用工程师、产品工程师和测试工程师紧密合作,解决技术难题,确保产品顺利从设计阶段过渡到量产;5、技术文档:撰写详细设计文档,记录设计过程和技术决策,推动团队知识共享和技术积累。任职要求1、顶尖高校毕业生,微电子/电子信息/通信工程等相关专业;2、掌握模拟电路基础知识,能够将理论知识应用于实际设计中,挑战技术极限;3、具备一种或多种模拟电路设计经验,如 LDO、Oscillator、IO、ESD、ADC、DAC、PLL、Filter 等,具备实际的设计和优化能力;4、熟悉至少一种编程语言,如 Python、Matlab 或 C,能够进行自动化设计和数据分析;5、具备出色的独立问题解决能力和创新思维,能够在高压环境中快速适应并推动项目进展;6、优秀的沟通和学习能力,能够与跨职能团队协作,共同解决技术难题。campus@espressif.com

-
射频 IC 设计工程师(星光计划)星光计划2026年01月21日「星光计划」是乐鑫科技专为全球顶尖本硕博毕业生打造的招聘项目,长期开放且独立于乐鑫校园招聘,是一条通向技术前沿、快速成长的高速通道。岗位职责1、创新设计:负责开发下一代射频电路,包括但不限于 VCO、LNA、PA、Mixer 等模块,从概念设计到产品验证,你将亲身参与并引领技术创新;2、高效仿真:进行复杂射频电路的高精度仿真和优化,推动电路性能达到行业领先水平;3、跨团队合作:与应用工程师、产品工程师和测试工程师紧密协作,参与跨学科项目,确保产品顺利量产并满足严格的性能要求;4、技术指导:指导并与版图工程师合作,优化版图设计,确保产品质量和性能的一致性;5、技术前沿探索:撰写和维护高质量的设计文档,进行前沿技术研究,推动公司技术能力不断提升。任职要求1、顶尖高校毕业生,微电子/电子信息/通信工程等相关专业;2、掌握微波通信技术与射频电路理论知识,具备卓越的分析和解决问题能力;3、拥有一种或多种射频电路设计经验(如 VCO、LNA、PA、Mixer 等),具备创新思维和独立开发能力;4、熟悉 IC 设计和后端 Layout 设计流程,能够从设计到实现进行全面把控;5、优秀的沟通和学习能力,能够在高压环境中高效工作,乐于接受挑战并与团队紧密合作。campus@espressif.com

-
数字 IC 设计工程师(星光计划)星光计划2026年01月21日「星光计划」是乐鑫科技专为全球顶尖本硕博毕业生打造的招聘项目,长期开放且独立于乐鑫校园招聘,是一条通向技术前沿、快速成长的高速通道。岗位职责1、负责 IP/SOC/低功耗等相关开发工作;2、根据设计需求,确定设计方案,并负责 RTL 实现;3、协助 EDA 仿真验证,部分参与 FPGA 验证;4、模块级时序约束、综合、STA 检查等相关工作;5、撰写文档,协助软件验证人员解决设计问题。任职要求1、顶尖高校毕业生,微电子/电子信息/通信工程等相关专业;2、具备钻研能力,对数字设计有浓厚的兴趣和热爱;3、具有较强的学习能力和解决问题的能力,能够快速适应新技术和工具;4、掌握数字电路设计的基础知识,了解 Verilog 或 VHDL 语言。campus@espressif.com


